RISC-V

2024-12-07

Officiellement la 5e itération de Reduced Instruction Set Computer (RISC), c'est à dire de directives standardisées sur la communication entre les logiciels et le processeur (ISA). Introduite en 2010, elle se différencie de ses concurrentes comme ARM et X86-64 (Intel) – on retrouve la première sur les appareils mobiles et la seconde sur les appareils fixes, plus puissants – par sa nature opensource. De nombreuses sociétés s'orientent vers cette technologie[1] puisque permet davantage de personnalisation selon le produit imaginé comme c'est le cas du JH7110 développé par SiFive, et utilisé entre autres par StarFive et Framework[2].

Derrière les promesses, un long chemin avant d'être utile. Dans l'idée d'avoir mon propre serveur dans un coin du salon[3] et y ranger quelques fichiers[4][5], j'ai fait l'acquisition courant 2023 d'une carte VisionFive2[6].

Références

=> [1] OpenWrt One, OpenWrt 2024 | [2] Introducing a new RISC-V Mainboard from DeepComputing, Patel 2024 | [3] Équipement physique d’un serveur, LeJun 2022 | [4] Du besoin d'auto hébergement, LeJun 2022 | [5] Running a RISC-V based Production TOR Relay Node for the Onion Network with the VisionFive2 Board, Gyptazy 2024 | [6] VisionFive2, LeJun 2024

Proxy Information
Original URL
gemini://unbon.cafe/lejun/posts/20241207_riscV.gmi
Status Code
Success (20)
Meta
text/gemini;
Capsule Response Time
248.244573 milliseconds
Gemini-to-HTML Time
0.451445 milliseconds

This content has been proxied by September (3851b).